Fonte de alimentação: padrão JEDEC 1,5 V (1,425 V ~ 1,575 V) VDDQ = 1,5V (1,425V ~ 1,575V) 800MHz fCK para 1600Mb/seg/pino 8 bancos internos independentes Latência CAS programável: 11, 10, 9, 8, 7, 6 Latência aditiva programável: 0, CL - 2 ou CL - 1 clock pré-busca de 8 bits Comprimento do Burst: 8 (intervalo ilimitado, sequencial apenas com endereço inicial '000'), 4 com tCCD = 4 que não permite leituras ou gravações transparentes [ou em tempo real usando A12 ou MRS] Diferencial de dados Strobe bidirecional Calibração Interna (Auto): Autocalibração interna via pino ZQ (RZQ: 240 ohm ± 1%) Terminação 'On Die' usando pino ODT Período médio de atualização 7,8us a menos de TCASE 85ºC, 3,9us a 85ºC Reinicialização assíncrona PCB: Alta 1.180? (30,00 mm), componentes de dupla face
As especificações técnicas
CL(IDD): 11 ciclos
Tempo de ciclo de linha (tRCmin): 48,125 ns (min.)
Atualizar para tempo de comando Ativo/Atualizar (tRFCmin): 260 ns (min.)
Tempo de ciclo de linha (tRASmin) 35ns (min.)
Potência operacional máxima 2.100 W (a potência varia de acordo com o SDRAM usado)